程序员

AD9528资料

作者:admin 2021-04-24 我要评论

AD9528是一款双级PLL集成JESD204B SYSREF发生器可用于多器件同步。第一级锁相环(PLL) (PLL1)通过减少系统时钟的抖动从而实现输入基准电压调理。第二级PLL (PLL2)...

在说正事之前,我要推荐一个福利:你还在原价购买阿里云、腾讯云、华为云服务器吗?那太亏啦!来这里,新购、升级、续费都打折,能够为您省60%的钱呢!2核4G企业级云服务器低至69元/年,点击进去看看吧>>>)

AD9528是一款双级PLL,集成JESD204B SYSREF发生器,可用于多器件同步。第一级锁相环(PLL) (PLL1)通过减少系统时钟的抖动,从而实现输入基准电压调理。第二级PLL (PLL2)提供高频时钟,可实现来自时钟输出驱动器的较低积分抖动以及较低宽带噪声。外部VCXO提供PLL2所需的低噪声基准电压,以满足苛刻的相位噪声和抖动要求,实现可以接受的性能。片内VCO的调谐频率范围为3.450 GHz至4.025 GHz。集成的SYSREF发生器输出单次、N次或连续信号,并与PLL1和PLL2输出同步,以便对齐多个器件的时间。

AD9528产生最高频率为1.25 GHz的六路输出(输出0至输出3、输出12和输出13),以及最大频率高达1 GHz的八路输出。每一路输出均可配置为直接从PLL1、PLL2或内部SYSREF发生器输出。14路输出通道的每一路都包含一个带数字相位粗调功能的分频器,以及一个模拟微调相位延迟模块,允许全部14路输出具有时序对齐的高度灵活性。AD9528还可用作灵活的双通道输入缓冲器,以便实现14路器件时钟和/或SYSREF信号的分配。上电时,AD9528直接向输出12和输出13发送VCXO信号,用作上电就绪时钟。

应用
高性能无线收发器
LTE和多载波GSM基站
无线和宽带基础设施
医疗仪器
为高速ADC、DAC、DDS、DDC、DUC、MxFE提供时钟;
支持JESD204B 低抖动、低相位噪声时钟分配
自动测试设备(ATE)和高性能仪器仪表

;原文链接:https://blog.csdn.net/weixin_46259642/article/details/115425975

版权声明:本文转载自网络,遵循 CC 4.0 BY-SA 版权协议,转载请附上原文出处链接和本声明。本站转载出于传播更多优秀技术知识之目的,如有侵权请联系QQ/微信:153890879删除

相关文章
  • AD9528资料

    AD9528资料

  • 助力智慧城市建设,京东方创新解决方案

    助力智慧城市建设,京东方创新解决方案

  • 清明节 | 智能工厂&工业互联网

    清明节 | 智能工厂&工业互联网

  • 网络工程师【软考】04

    网络工程师【软考】04

腾讯云代理商
海外云服务器